Xem trước tài liệu

Đang tải tài liệu...

Thông tin chi tiết tài liệu

Định dạng: PDF
Số trang: 34 trang
Dung lượng: Đang cập nhật

Giới thiệu nội dung

THIẾT KẾ HỆ THỐNG THI TRẮC NGHIỆM KHÔNG DÂY

Tên đề tài: Thiết kế hệ thống thi trắc nghiệm không dây

Chủ nhiệm đề tài: KS. TRƯƠNG MINH HUY

Lĩnh vực: Khoa học và Công nghệ

Nội dung tài liệu:

Báo cáo tóm tắt này trình bày về đề tài khoa học và công nghệ cấp Đại học Đà Nẵng với tên gọi “Thiết kế hệ thống thi trắc nghiệm không dây”, mã số Đ2014-02-101. Đề tài tập trung vào việc thiết kế và chế tạo thử nghiệm một hệ thống thi trắc nghiệm độc lập, sử dụng công nghệ không dây. Hệ thống bao gồm một máy chủ, bốn máy trạm và phần mềm đi kèm trên máy tính cá nhân. Mục tiêu của hệ thống là thực hiện các chức năng tạo bộ đáp án đề thi (BĐAĐT), triển khai thi, chấm bài làm và cung cấp kết quả ngay lập tức. Điểm mới và sáng tạo của đề tài nằm ở việc tạo ra một mạng không dây độc lập, giúp chuyên môn hóa quy trình thi cử và cho phép giáo viên tự triển khai. Kết quả nghiên cứu đã chế tạo thành công mẫu thử nghiệm, bao gồm các thành phần như máy chủ, máy trạm và phần mềm, đáp ứng các chức năng của một phiên thi trắc nghiệm khách quan. Hệ thống này được kỳ vọng có tính hữu dụng cao, có khả năng thương mại hóa và ứng dụng rộng rãi trong các cơ sở giáo dục và trung tâm khảo thí.

Mục lục chi tiết:

  • DANH SÁCH THAM GIA
  • MỤC LỤC
  • DANH MỤC HÌNH
  • DANH MỤC CÁC TỪ VIẾT TẮT
  • THÔNG TIN KẾT QUẢ NGHIÊN CỨU
  • MỞ ĐẦU
  • CHƯƠNG 1: TỔNG QUAN PHẦN CỨNG
    • 1.1 Arduino
    • 1.2 Mô đun wifi NRF24L01
    • 1.3 Graphic LCD QC12864B
    • 1.4 Chip thời gian thực DS1307
    • 1.5 Chip nhớ EEPROM 24C64
    • 1.6 Chip nhớ FLASH 45DB161D
    • 1.7 Bàn phím ma trận 4×4
  • CHƯƠNG 2: PHÂN TÍCH VÀ THIẾT KẾ HỆ THỐNG
    • 2.1 Tổng quan hệ thống
    • 2.2 Thiết kế và xây dựng máy chủ
      • 2.2.1 Các ca sử dụng trên máy chủ
        • 2.2.1.1 Ca sử dụng tổng quát trên máy chủ
      • 2.2.2 Thiết kế mạch điện tử cho máy chủ
      • 2.2.3 Các thuật toán cơ bản
        • 2.2.3.1 Thuật toán lưu BĐAĐT
        • 2.2.3.2 Thuật toán tìm kiếm ID BĐAĐT
      • 2.2.4 Xây dựng chức năng trên máy chủ
        • 2.2.4.1 Xây dựng chức năng tạo BĐAĐT
        • 2.2.4.2 Xây dựng chức năng sửa BĐAĐT
        • 2.2.4.3 Xây dựng chức năng sửa thông tin BĐAĐT
        • 2.2.4.4 Xây dựng chức năng sửa đáp án mã đề
        • 2.2.4.5 Xây dựng chức năng xóa BĐAĐT
        • 2.2.4.6 Xây dựng chức năng tải lại phiên cũ
        • 2.2.4.7 Xây dựng chức năng tạo phiên thi
        • 2.2.4.8 Xây dựng chức năng nhận BĐAĐT từ máy tính
        • 2.2.4.9 Xây dựng chức năng tải lại phiên thi cũ
        • 2.2.4.10 Xây dựng chức năng truy vấn phiên
    • 2.3 Thiết kế và xây dựng máy trạm
      • 2.3.1 Các ca sử dụng trên máy trạm
      • 2.3.2 Xây dựng các chức năng cho máy trạm
    • 2.4 Thiết kế và xây dựng phần mềm trên máy tính
      • 2.4.1 Các ca sử dụng trên phần mềm trên máy tính
      • 2.4.2 Xây dựng các chức năng của phần mềm
  • CHƯƠNG 3: TRIỂN KHAI VÀ ĐÁNH GIÁ KẾT QUẢ
    • 3.1 Demo chức năng trên máy chủ
      • 3.1.1 Giao diện chọn chức năng chính
      • 3.1.2 Giao diện chọn chức năng quản lý đề thi
      • 3.1.3 Giao diện chọn chức năng triển khai thi
      • 3.1.4 Giao diện chọn chức năng quản lý hệ thống
      • 3.1.5 Giao diện chọn chức năng phiên thi
    • 3.2 Demo chức năng trên máy trạm
      • 3.2.1 Giao diện chọn chức năng chính
      • 3.2.2 Giao diện nhập thông tin thí sinh thi
      • 3.2.3 Giao diện nhập đáp án đề thi
      • 3.2.4 Giao diện hiển thị kết quả thi
    • 3.3 Demo chức năng trên máy tính
      • 3.3.1 Giao diện truy vấn bài làm thí sinh
      • 3.3.2 Giao diện truy vấn bảng điểm phiên thi
      • 3.3.3 Giao diện quản lý BĐAĐT
      • 3.3.4 Giao diện tạo BĐAĐT
      • 3.3.5 Giao diện hiển thị ID của BĐAĐT trên từng máy chủ
    • 3.4 Thử nghiệm và đánh giá kết quả
  • KẾT LUẬN