Xem trước tài liệu

Đang tải tài liệu...

Thông tin chi tiết tài liệu

Định dạng: PDF
Số trang: 76 trang
Dung lượng: 1 MB

Giới thiệu nội dung

Thử nghiệm thiết kế dao động ký số trên FPGA

Tác giả: Nguyễn Văn Thông

Lĩnh vực: Điện tử – Viễn thông

Nội dung tài liệu:
Khóa luận tập trung vào việc thiết kế và thử nghiệm máy dao động số có nhớ (DSO) dựa trên công nghệ FPGA. Máy dao động số có nhớ là thiết bị thiết yếu trong đo lường và điều khiển, với sự phát triển của khoa học công nghệ, các máy dao động số hiện đại ngày càng phong phú về tính năng, nhỏ gọn và giá thành hạ. Khóa luận được chia làm hai phần chính. Phần đầu tiên trình bày tổng quan về công nghệ FPGA, giới thiệu các bước thực hiện trên FPGA. Phần thứ hai đi sâu vào các loại máy dao động số có nhớ, cấu tạo và nguyên lý hoạt động của máy dao động tương tự và máy dao động số. Cuối cùng, khóa luận trình bày chi tiết các bước thiết kế máy dao động số trên FPGA và một số kết quả thu được.

Mục lục chi tiết:

  • Mở đầu
  • Chương 1: TỔNG QUAN VỀ FPGA
    • 1.1 FPGA LÀ GÌ?
    • 1.2. LỊCH SỬ RA ĐỜI FPGA
    • 1.3. ỨNG DỤNG
    • 1.4. CẤU TRÚC MỘT FPGA
      • 1.4.1 Khối logic FPGA
      • 1.4.2 Các phần tử tích hợp sẵn
      • 1.4.3 Quy trình thiết kế FPGA tổng quát
        • 1.4.3.1 Mô tả ban đầu về thiết kế
        • 1.4.3.2 Thực thi
        • 1.4.3.3 Quá trình Nạp (download) và lập trình (program)
    • 1.5 TỔNG QUAN VỀ VHDL
      • 1.5.1 Giới thiệu về ngôn ngữ mô tả phần cứng VHDL
      • 1.5.2 Cấu trúc một mô hình hệ thống mô tả bằng VHDL
        • 1.5.2.1 Thực thể (entity) của mô hình
        • 1.5.2.2 Kiến trúc của mô hình
  • Chương 2: TỔNG QUAN VỀ OSCILLOSCOP
    • 2.1 . DAO ĐỘNG KÍ ĐIỆN TỬ
    • 2.2 PHÂN LOẠI OSCILLOSCOP
    • 2.3 CẤU TRÚC CỦA OSCILLOSCOP ĐIÊN TỬ TƯƠNG TỰ
    • 2.3 CẤU TRÚC CỦA OSCILLOSCOP ĐIÊN TỬ SỐ
  • Chương 3: CÁC BƯỚC THIẾT KẾ MỘT OSCILLOSCOP SỐ CÓ NHỚ
  • Chương 4: CHƯƠNG TRÌNH VÀ MÔ PHỎNG TRÊN KIT DE2
    • 4.1 TỔNG QUAN VỀ KIT DE2 VÀ CHIP CYCLONE II
    • 4.2 CHƯƠNG TRÌNH VÀ MÔ PHỎNG
      • 4.2.1. Chương trình chính điểu khiển DSO
      • 4.2.2 Chương trình điểu khiển logic cổng song song
      • 4.2.3 Chương trình điểu khiển FIFO
      • 4.2.4 Chương trình tạo dạng xung chia theo tỉ lệ 1/2, 1/4, 1/8, 1/16, 1/32
      • 4.2.4 Chương trình dò điểm trigger
  • Kết luân
  • PHU LUC
  • Tài liệu tham khảo